# Gebze Technical University Computer Engineering

**CSE 331 - 2018 Fall** 

**HOMEWORK 4 REPORT** 

EMİRHAN KARAGÖZOĞLU 151044052

Course Assistant: Fatma Nur Esirci

# Schematic Desings for all Modules







Mips 32 Single Cycle Datapath



**Control Unit** 



## Alu Control

| operate        | ALUOP       | Lastevetion    | 1                 | Desired      | 1111111                        |
|----------------|-------------|----------------|-------------------|--------------|--------------------------------|
| LW             |             | Operation      | Function<br>Field | ALU actio    | ALU control                    |
| SW             | 000         | Prem Pool      | XXXXX             | 944          | 010                            |
|                | 000         | Store was      | XXXXXX            | add          |                                |
| beg            | 1001        | prost day      | XXXXXX            |              | 010                            |
| R-Type         | 010         | 999            | 100000            | subtract     | 100                            |
| R-Type         | 010         | Subtract       | 10 0010           | 899          | 010                            |
| R-Type         | 010         | and            | 100100            | subtract     | 100                            |
| R-Type         | 010         | 05             | 100100            | and          | 000                            |
| Rtye           | 010         | Srl            | 000010            | ot           | 001                            |
| R-Type         | 010         | 1/12           | 000000            | stl          | 101                            |
| R-Type         | 010         | 100            | 100111            | 100          | 110                            |
| andi           | 211         | andi           | XXXXXX            | and          | 000                            |
| ori            | 100         | ori l          | XXXXX             | 05           | 001                            |
| addiu          | 000         | a ddi u        | XXXXX             | 999          | 00                             |
| R-Type         | 010         | 5140           | 101011            | Subtract     | 100                            |
| R-Type         | 010         | addu           | 100001            | 900          | 010                            |
| R-7,00         | 010         | Subu           | 100011            | Sub          | 100                            |
|                |             |                |                   |              |                                |
| LU control     | [2] = (ALU0 | p[o] Xor ALUOP | [1]), (-Functi    | on[5] + Func | #ion[1] + AL Wop[0])           |
| - 4 control [1 | ] = (ALUOP  | [2] xor ALUOP  | [1]). (- ALU      | p[6]).       | action[1]) + (-ALU 0 [1]))     |
| ( Control (O   | - 17        | 111            | 0 50 5            | . 513) +/5 0 | ction[2] . Function[0]) + ALDO |

## Verilog Modules and Their Description

AND: 32 bit 2 adet sayı alır AND işlemi yapar ve 32 bit sonuç return eder.

OR: 32 bit 2 adet sayı alır OR işlemi yapar ve 32 bit sonuç return eder.

NOR: 32 bit 2 adet sayı alır NOR işlemi yapar ve 32 bit sonuç return eder.

XOR: 32 bit 2 adet sayı alır XOR işlemi yapar ve 32 bit sonuç return eder.

+ operator : 32 bit 2 adet sayı alır toplama işlemi yapar ve 32 bit sonuç return eder.

- operator : 32 bit 2 adet sayı alır çıkarma işlemi yapar ve 32 bit sonuç return eder.

>> operator : 32 bit 2 adet sayı alır ilk sayıyı ikinci sayı kadar aritmetik olarak sağa kaydırır.

<< operator : 32 bit 2 adet sayı alır ilk sayıyı ikinci sayı kadar sola kaydırır.

**Extenders:** sign extend ve zero extend işlemlerini gerçekleştirir.

**Alu32:** 32 bit 2 sayı ve 3 bit seçici alır, seçiciye göre gerekli işlemin sonucunu döndürür.

**RegisterBlock:** 5'er bit rs, rt ve rd adresleri alır. Bu adreslerideki rs ve rt contentlerini okuyup döndürür. Ayrıca 32 bit write data ve 1 bit write sinyal alır. Write sinyaline göre rd veya rt nin adresine write datayı yazar.

**InstructionBlock:** 32 bit pc alır ve instruction memorydeki o pc adresinden ilgili instructionı okuyup döndürür.

**MemoryBlock:** 32 bit write data ve address alır. 1'er bit write ve read sinyali alır. Bu sinyallere göre gelen address'e write datayı yazar yada address'ten datayıp okuyup döndürür.

NextPC: Branch, Jump ve normal durumlar için pc değerini hesaplar.

**Control:** 6bit opcode alır ve gerekli tüm control sinyallerini üretir. (RegDst,ALUSrc,Branch,MemRead,MemWrite,MemtoReg,ALUop,Jump, RegWrite)

AluControl: 6 bit function field ve 3 bit ALUop alır 3 bit alu select döndürür.

Mips32\_single\_cycle: 2 clock alır ve tüm datapathi yönetir.

### Modelsim Simulation Results

```
VSIM 5> step -current
PC = 00000000
PC = 00000001
PC = 00000002
PC = 00000003
 PC = 00000004
 PC = 00000005
 PC = 00000006
 PC = 00000007
 PC = 00000008
 PC = 000000009
PC = 00000000a
PC = 00000010
PC = 0000000b
PC = 00000000c
PC = 0000000d
PC = 00000000e
PC = 00000000f
 ** Note: $finish : C:/Users/Emir/Desktop/co4/151044052/151044052_restored/mips32_single_cycle_testbench.v(32)
    Time: 510 ps Iteration: 1 Instance: /mips32 single cycle testbench
```

Tasarladığımız Mips32 single cycle datapath R-Type(and, or, add, sub, srl, sll, nor, sltu, addu, subu), I-Type (andi, ori, addiu, lw, sw, beq) ve J-Type (jump) instructioları desteklemektedir. Result olarak tüm bu instructionlar için ortak nokta olan PC değerlerini bastırdım. Bu sayede instruction memoryden hangi sıra ile instructionların datapath' e alındığını görebilirsiniz. Instruction memory içerinde her instruction'ın yanına ne işlem yaptığı ve işlemin beklenen sonucu yorum olarak yazılmıştır. Register blogunda 1-9 arası registerlar kendi değerlerini göstermektedir (r3=3, r9=9 gibi). Geriye kalan tüm registerların değerleri datapath çalıştıktan sonraki değişiklikleri rahat gözlemleyebilmek için 0 olarak verilmiştir. Register bloguna yazma yapan tüm instructionlar 10-23 arasındaki registerları kullanmışlardır.(her bir instructionun sonucu bu aralıkta farklı bir register'a yazılmıştır ve bunlar yorum olarak instruction memory dosyasında belirtilmiştir.) . Instruction blogu 32 instruction tutabiliyor. Register blogu 32 adet register tutabiliyor. Memory blogu 256 adet content tutabiliyor. Memory blogu da ilk başta 256 adet 0 contenti barındırmaktadır.

Testi çalıştırmadan önceki ve sonraki memory ve register contentlerine bu bilgiler ışığında bakarak test sonuçlarını gözlemleyebilirsiniz.

#### **Extre Point:**

Register blogunda r0-r26-r27-r28-r29-r30-r31 nolu register'lara yazılmasını engelledim.